Обломок W9725G6JB25I-ND флэш-памяти, ДРАХМА 256M ПАРАЛЛЕЛЬНОЕ 84WBGA IC
| Основные черты | |
|---|---|
| Тип | DDR2 SDRAM |
| Организация | x16 |
| Скорость | 400 MHz |
| Напряжение тока | 1,8 v |
| Пакет | WBGA-84 |
Описание:
W9725G6JB биты DDR2 SDRAM 256M, организованные как 4 194 304 слова x 4 банка x 16 битов. Этот прибор достигает высокоскоростных скоростей передачи до 1066Mb/sec/pin (DDR2-1066) для различных применений. W9725G6JB сортировано в следующие ранги скорости: -18, -25, 25I, 25A, 25K и -3. -18 частей ранга уступчивы к (7-7-7) спецификации DDR2-1066. Части ранга -25/25I/25A/25K уступчивы к (6-6-6) спецификации DDR2-800 (5-5-5) или DDR2-800 (промышленные части ранга 25I которая гарантированы, что поддерживает ≤ 95°C ≤ TCASE -40°C). -3 частей ранга уступчивы к (5-5-5) спецификации DDR2-667.
Автомобильная температура частей ранга, если предложено, имеет 2 одновременных требования:, то температура окружающей среды (ЖИВОТИКИ) окружая прибор не может быть более менее чем -40°C или большой чем +95°C (для 25A), +105°C (для 25K), и температура случая (TCASE) не могут быть более менее чем -40°C или большая чем +95°C (для 25A), +105°C (для 25K). Спецификации JEDEC требуют обновленный тариф для того чтобы удвоить когда TCASE превышает +85°C; это также требует, что польза высокотемпературной собственной личности освежает вариант. Дополнительно, сопротивление ODT и импеданс вход-выхода необходимо derated когда TCASE < 0°C или > +85°C.
Все входные сигналы контроля и адреса синхронизированы с парой внешне поставленных дифференциальных часов. Входные сигналы заперты на задвижку на перекрестный этап дифференциальных часов (CLK поднимая и НЕ CLK понижаясь). Все I/Os синхронизированы с одиночным законченным DQS или дифференциальной парой DQS- НЕ DQS в моде источника одновременной.