Общее описание
W9725G6JB - это 256M битная DDR2 SDRAM, организованная в 4,194Это устройство достигает высокой скорости передачи данных до 1066Mb/sec/pin (DDR2-1066) для различных приложений. W9725G6JB сортируется на следующие классы скорости: -18, -25,25I, 25A, 25K и -3. Части класса -18 соответствуют спецификации DDR2-1066 (7-7-7).Части класса -25/25I/25A/25K соответствуют спецификации DDR2-800 (5-5-5) или DDR2-800 (6-6-6) (части промышленного класса 25I, которые гарантированно поддерживают -40 °C ≤ TCASE ≤ 95 °C)Части класса -3 соответствуют спецификации DDR2-667 (5-5-5).
СТРАНИЦЫ
• Силовое питание: VDD, VDDQ = 1,8 V ± 0,1 V
• Архитектура двойной скорости передачи данных: две передачи данных в часовой цикл
• CAS- латентность: 3, 4, 5, 6 и 7
• Длина взрыва: 4 и 8
• Двухнаправленные дифференциальные стробки данных (DQS и DQS) передаются / принимаются с данными
• Крайняя выровненность с данными чтения и центральная выровненность с данными записи
• DLL выстраивает переходы DQ и DQS с часами
• Дифференциальные часовые входы (CLK и CLK)
• Маски данных (DM) для записи данных
• Команды, введенные на каждом положительном краю CLK, данные и маска данных ссылаются на оба края DQS
• Поддерживается программируемая аддитивная задержка CAS для повышения эффективности командной и шины данных
• Читать задержку = добавляющую задержку плюс CAS задержку (RL = AL + CL)
• регулировка импеданса (OCD) и On-Die-Termination (ODT) для улучшения качества сигнала
• Автоматическая зарядка для чтения и записи
• Режимы автоматического обновления и самообновления
• Заранее заряженное отключение питания и активное отключение питания
• Написать маску данных
• Запишите задержку = задержку чтения - 1 (WL = RL - 1)
• Интерфейс: SSTL_18
• Упаковано в WBGA 84 Ball (8X12.5 мм2), используя материалы без свинца и соответствующие требованиям RoHS